智能车制作

 找回密码
 注册

扫一扫,访问微社区

12
返回列表 发新帖
楼主: zb0002010
打印 上一主题 下一主题

freescale时钟频率和总线频率有什么关系?

  [复制链接]

1

主题

17

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
342
QQ
威望
264
贡献
60
兑换币
0
注册时间
2011-2-16
在线时间
9 小时
11#
发表于 2011-2-16 21:19:56 | 只看该作者
回复 支持 反对

使用道具 举报

1

主题

46

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
348
威望
267
贡献
55
兑换币
0
注册时间
2010-12-14
在线时间
13 小时
12#
发表于 2011-2-22 20:58:51 | 只看该作者
回复 支持 反对

使用道具 举报

8

主题

24

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
414
QQ
威望
304
贡献
74
兑换币
17
注册时间
2011-2-27
在线时间
18 小时
13#
发表于 2011-2-27 20:13:38 | 只看该作者
系统时钟源选择了PLLCLK,那总线频率就是PLL配置的频率吗?若是选择了OSCCLK,总线频率就是外部竟真的频率?比如说用8M晶振,那就是8M了?
回复 支持 反对

使用道具 举报

0

主题

69

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
407
威望
275
贡献
76
兑换币
10
注册时间
2011-1-2
在线时间
28 小时
14#
发表于 2011-3-7 21:29:35 | 只看该作者
回复 支持 反对

使用道具 举报

1

主题

4

帖子

0

精华

注册会员

Rank: 2

积分
140
威望
195
贡献
35
兑换币
0
注册时间
2011-3-11
在线时间
2 小时
15#
发表于 2011-3-11 15:02:02 | 只看该作者
MCU的支撑电路一般需要外部时钟提供时钟信号,但外部时钟的频率可能偏低,为了使系统更加快速稳定运行,就需要用锁相环来提高系统的时钟频率,而选择锁相环后,总线时钟一般为LLCLK/2
回复 支持 反对

使用道具 举报

9

主题

222

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1693
QQ
威望
863
贡献
216
兑换币
0
注册时间
2011-3-5
在线时间
307 小时
16#
发表于 2011-3-14 12:55:35 | 只看该作者
datasheet中有详细的说明
一般为

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x
回复 支持 反对

使用道具 举报

10

主题

507

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2048
QQ
威望
1302
贡献
390
兑换币
8
注册时间
2011-2-25
在线时间
178 小时
17#
发表于 2011-8-26 11:59:29 | 只看该作者
可以查看锁相环寄存器的资料,里面说得很清楚哈。
回复 支持 反对

使用道具 举报

13

主题

183

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1141

热心会员奖章活跃会员奖章优秀会员奖章

威望
666
贡献
335
兑换币
143
注册时间
2011-4-2
在线时间
70 小时
18#
发表于 2011-8-27 14:03:07 | 只看该作者
回复 支持 反对

使用道具 举报

0

主题

19

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
304
威望
191
贡献
69
兑换币
0
注册时间
2012-3-15
在线时间
22 小时
毕业学校
安徽中医学院
19#
发表于 2012-7-21 17:03:59 | 只看该作者
PLLCLK=2*OSCCLK*(SYNR+1)/(REFDV+1),跟上面那个fPLL有什么关系,POSTDIV表示什么?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关于我们|联系我们|小黑屋|智能车制作 ( 黑ICP备2022002344号

GMT+8, 2024-9-23 01:38 , Processed in 0.051007 second(s), 32 queries , Gzip On.

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表