扫一扫,访问微社区
54
286
0
金牌会员
使用道具 举报
17
671
跨届大侠
青龙00 发表于 2013-1-27 20:58 我是看书上说“ADC模块的时钟频率最高可配置为50MHz,采样周期是4个时钟”这个不是最快的吗
59
1029
版主
有什么需帮助的?
洋葱圈 发表于 2013-1-27 21:18 你可以修改底层库中得LPLD_ADC_Init函数,这样配置以下寄存器,并使用低精度的转换可以尽量提高转换速度: ...
yangbw4978 发表于 2013-1-27 21:21 再请教一下 ad分频 刚才我忽然意识到我只是改了pll 但是没有进行ad分频
洋葱圈 发表于 2013-1-27 21:33 ADC模块有单独的时钟源,可以由BUS CLK分频获得。
yangbw4978 发表于 2013-1-27 21:34 呢我改了pll后还用不用在配置ad的寄存器啊,这块我晕了
洋葱圈 发表于 2013-1-27 21:39 改PLL没用,因为BUS CLK是由PLL分频得到,且一般为50MHZ
本版积分规则 发表回复 回帖并转播 回帖后跳转到最后一页
经常帮助其他会员答疑
会员等级达到元老
注册后积极参与论坛讨论
在线时间长,且活跃度高
关于我们|联系我们|小黑屋|智能车制作 ( 黑ICP备2022002344号 )
GMT+8, 2024-12-28 13:24 , Processed in 0.218880 second(s), 31 queries , Gzip On.
Powered by Discuz! X3.2
© 2001-2013 Comsenz Inc.